Electronics/Electronics Formulas/Digital Gates

Basic Gates

 * {| class="wikitable" width=100%

!Cổng Cơ Bản !! Cổng Ghép !! Biểu Tượng !! Toán !! Bảng Vận Hành
 * Cổng Tiếp || Logic-gate-inv-us.pngBuffer_ANSI_Labelled.svg || Y = is NOT NOT A Y =  A || A B 0 0 1 1
 * Cổng Tiếp || Logic-gate-inv-us.pngBuffer_ANSI_Labelled.svg || Y = is NOT NOT A Y =  A || A B 0 0 1 1


 * Cổng NOT || Buffer_ANSI_Labelled.svg [[Image:Logic-gate-inv-us.png|100px|Cổng NOT (NOT Gate)]] || [[Image:Logic-gate-inv-us.png|100px|Cổng NOT (NOT Gate)]] || Y = is NOT A  || A B 0 1 1 0


 * Cổng NAND || Logic-gate-and-us.png [[Image:Logic-gate-inv-us.png|100px|Cổng NOT (NOT Gate)]] || NAND_ANSI_Labelled.svg || Y = NOT A AND B || A B C 0 0 1 0 1 1 1 0 1 1 1 0


 * Cổng NOR || Logic-gate-or-us.png Logic-gate-inv-us.png || Logic-gate-nor-us.png || Y = NOT A OR B ||A B C 0 0 0 0 1 0 1 0 0 1 1 1


 * Cổng XNOR || XOR_ANSI_Labelled.svg Logic-gate-inv-us.png || Logic-gate-nor-us.png || Y = NOT A NOR B || A B C 0 0 0 0 1 1 1 0 1 1 1 0
 * }
 * }

Combinational Gates

 * {| class="wikitable" width=100%

!Cổng Cơ Bản !! Cổng Ghép !! Biểu Tượng !! Toán !! Bảng Vận Hành
 * Cổng Tiếp || Logic-gate-inv-us.pngBuffer_ANSI_Labelled.svg || Y = is NOT NOT A Y =  A || A B 0 0 1 1
 * Cổng Tiếp || Logic-gate-inv-us.pngBuffer_ANSI_Labelled.svg || Y = is NOT NOT A Y =  A || A B 0 0 1 1


 * Cổng NOT || Buffer_ANSI_Labelled.svg [[Image:Logic-gate-inv-us.png|100px|Cổng NOT (NOT Gate)]] || [[Image:Logic-gate-inv-us.png|100px|Cổng NOT (NOT Gate)]] || Y = is NOT A  || A B 0 1 1 0


 * Cổng NAND || Logic-gate-and-us.png [[Image:Logic-gate-inv-us.png|100px|Cổng NOT (NOT Gate)]] || NAND_ANSI_Labelled.svg || Y = NOT A AND B || A B C 0 0 1 0 1 1 1 0 1 1 1 0


 * Cổng NOR || Logic-gate-or-us.png Logic-gate-inv-us.png || Logic-gate-nor-us.png || Y = NOT A OR B ||A B C 0 0 0 0 1 0 1 0 0 1 1 1


 * Cổng XNOR || XOR_ANSI_Labelled.svg Logic-gate-inv-us.png || Logic-gate-nor-us.png || Y = NOT A NOR B || A B C 0 0 0 0 1 1 1 0 1 1 1 0
 * }
 * }